这是一封来自 Plunify 的通讯刊。如果您在 Email 无法阅读,请点击这里
您的注册邮箱是 %%emailaddress%%

                 

如何快捷,可预测地优化FPGA时序


良好的 RTL 代码,恰当的约束以及合适的开关设置对于高性能的 FPGA 设计至关重要。 但是微小的设计改变可以使性能突然下降,尤其是高利用率或拥塞的设计。以下的案例分析将带您了解 InTime 软件是如何优化 FPGA 设计,并且在 RTL 代码改变的情况下也能得到稳定的结果。

马上阅读

InTime 支持 Vivado 2018.2


作为赛灵思 Alliance 计划的成员,Plunify 承诺与最新的赛灵思工具保持同步。InTime FPGA 时序优化软件现在支持 Vivado 2018.2。

申请免费试用


Copyright Plunify 2018
微信公众号 |  博客 |  InTime |  InTime服务 |  Plunify Cloud |  帮助中心 |  取消订阅